首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 小型化频率综合器技术的研究

小型化频率综合器技术的研究

资料介绍
小型化频率综合器技术的研究小型化频率综合器技术的研究
梁广军 陈志宏 郝金中 秦志亮
邮编 050051 中国电子科技集团公司第十三研究所

摘要

本文以一种小型化 L 波段锁相式频率综合器为例 经过理论分析和实验研究 采用表面贴装工艺 实现了系列化锁相式频率综合器的小型化 低相位噪声以及高的 杂波抑制

1.引言
频率综合器一般分为直接式频率综合器 锁相式 间接式 频率综合器 直接 数字式频率综合器以及混合式频率综合器 相对其它频率综合方式 锁相式频率综合 器具有输出频带宽 频谱纯度好 结构简单 体积小 重量轻 耗电省等特点 锁相式频率 综合器除用作信号源 还用于载波同步 跟踪滤波以及调制解调等多个方面 因此 对于锁 相式频率综合器的研究 仍有很高的应用价值 下面结合表 1 中频率综合器技术指标 对频率综合器进行小型化研究 并提高其性能指标 表 1 频率综合器的主要技术指标 频率 (MHz) 950 1100 步进 (KHz) 100 相位噪声 (dBc/Hz/ 10KHz) -100 杂波 (dB) -60 输出 功率 (dBm) 7 2 参考 频率 (MHz) 10 电源 电压 (V) +12/+5 封装 形式 197 控制 方式 串行 码

2. 锁 相 式 频 率 源 工 作 原 理
fr ÷ N  fo

PD 
fd 分频比 N 控制

LPF 

VCO 

图 1 锁相频率合成的基本框图 锁相频率综合的基本框图如图 1 锁相环路能够进入相位跟踪 实现输入与输出 信号的同步 是因为它是一个负反馈相位控制系统 这个负反馈系统是由鉴相器 PD 环 路 滤 波 器 LPF 和 电 压 控 制 振 荡 器 VCO 三 个 基 本 部 件 组 成 应用锁相环路的频率合成合成方法称为间接合成 锁相环路在锁定时 输入鉴 相器的两个频率相同 即 fr = fd 1 f d 是 VCO 输 出 频
标签:小型化频率综合器技术的研
小型化频率综合器技术的研究
本地下载

评论