首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 清华大学研究生数字大规模集成电路课件

清华大学研究生数字大规模集成电路课件

资料介绍
第6章(课件)组合逻辑(1)2004年10月20日第五章 组合逻辑
组合电路与时序电路
In In Out

组合逻 辑电路

Out

组合逻 辑电路

状态

组合电路 Output = f( In )

时序电路 Output = f(In, Previous In)

静态CMOS电路
(1)在每一时间(除切换期间)每个门的输出总是通过低阻连至 (2)静态时门的输出值总是由电路所实现的布尔函数决定 (3)不同于动态电路:动态电路把信号值暂时存放在高阻抗电路节点电容上
2004-10-20
清华大学微电子所《数字大规模集成电路》 周润德 第六章(1)第 1 页

VDD 或 Vss

第一节 静态互补CMOS电路
VDD In1 In2 InN In1 In2 InN PUN ( PUN 和 PDN 是对偶的逻辑网络 ) 仅 PMOS F(In1,In2,…InN) PDN PUP 是 PDN 的对偶 (DeMorgan’s 定理)

互补逻辑门是“反相”的:AND = NAND + INV



A + B = AB AB = A + B



仅 NMOS

2004-10-20

清华大学微电子所《数字大规模集成电路》

周润德

第六章(1)第 2 页

阈值损失
PUN VDD
S

VDD
D

VDD
D

0 → VDD CL

VGS

S

0 → VDD - VTn CL VDD → |VTp|

PDN
D

VDD → 0 CL

VGS

S

VDD
S

CL

D

2004-10-20

清华大学微电子所《数字大规模集成电路》

周润德

第六章(1)第 3 页

衬底(体)效应(Body Effect)

2004-10-20

清华大学微电子所《数字大规模集成电路》

周润德

第六章(1)第 4 页

不对称逻辑门(Skewing Gate)
不同的上升和下降时间
标签:课件组合逻辑
清华大学研究生数字大规模集成电路课件
本地下载

评论