首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > RS232通信摸快的设计(FPGA实现,有源码)

RS232通信摸快的设计(FPGA实现,有源码)

资料介绍
RS232通讯模块(UART)的设计
RS232通讯模块(UART)的设计
 
摘要
 介绍了通用异步收发器(UART)的原理,并以可编程逻辑器件FPGA为核心控制部件,基
于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-
5芯片上编程完成UART的设计。经测试,该设计完全达到了设计要求。
 
关键词   通用异步收发器   可编程逻辑器件FPGA   状态机
 
Design of Communication Module in RS232
Abstract    The principle of Universal Asynchronous Receiver Transmitter is
introduced in this article. The programmable logic device of FPGA is the
core controller unit of the design. The design of UART will be achieved in
the 2sc200PQ208-5 chip of Xilinx corporation by programming with the
VHDL(Very High-speed Description Language). And the design settles for the
requirement.
 
Keywords    UART     CPLD/FPGA    State machine
 
 
设计任务和设计要求
用VHDL设计RS232通讯的接口模块UART。
第1章         系统设计
标签:RS232通讯模块的设
RS232通信摸快的设计(FPGA实现,有源码)
本地下载

评论