首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > DDR工作原理

DDR工作原理

资料介绍
DDR Memory
DDR - Double Data Rate
DDR 是 PC133 之後的新標準. 所謂 DDR 是指雙倍的資料輸出量. 所以效能是 PC133
的二倍. DDR 在每一個 Clock 的上升緣和下降緣均輸出資料. 不同於 PC133
只在上升緣才輸出資料. 所以 PC100/PC133 的 SDRAM 也稱為 SDR (Single Data
Rate).

下圖為 DRAM 的演進表. DDR SDRAM 使用和 SDR 一樣的包裝方式 (TSOP).
但電壓降為 2.5V. 介面也改成 SSTL.
[pic]
[pic]
( 取材自 AMI 網站. DDR 簡介 )
由上圖的 Timing 圖可清楚的看出來 DDR 和 SDR 的差別. 在 Command R(read)
之後兩個 Clock 資料的輸出時. DDR  在 DQS 的上升緣送出 Q0. 在 DQS
的下降緣送出 Q1. 在下一個 DQS 的上升緣送出 Q2. 在接著的 DQS 下降緣送出 Q3.
四筆資料在二個 Clock 就完成了. 再來看 SDR 在 每一個 CLK 的上升緣送出資料.
四筆資料要四個 Clock 才完成. 在 W(write) 時也一樣. 所以 DDR 的效率是 SDR
的二倍.
DDR 有分為 Unbuffer 和 Registered 二種. Unbuffer 一般用在桌上型電腦.
Registered 較貴.容量可較大. 大都用於伺服器.下圖為 Unbuffer 的結構. Address
和 control bus 直接接到 DDR SDRAM.
标签:Memory
DDR工作原理
本地下载

评论