首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 高频下电容使用的经验和原则(精品)

高频下电容使用的经验和原则(精品)

资料介绍
高频下电容使用的经验和原则
1.14.1、退藕电容的一般配置原则
1. 电源输入端跨接10 ~100uf的电解电容器。如有可能,接100uf以上的更好。
2.
原则上每个集成电路芯片都应布置一个0.01pf的瓷片电容,如遇印制板空隙不够,可每
4~8个芯片布置一个1 ~ 10pf的但电容。
3. 对于抗噪能力弱、关断时电源变化大的器件,如 ram、rom存储器件,应在芯片的
电源线和地线之间直接入退藕电容。
 4、电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:

a、
在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电
,必须采用附图所示的 rc 电路来吸收放电电流。一般 r 取 1 ~ 2k,c取2.2 ~
47uf。
b、 cmos的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。
由于大部分能量的交换也是主要集中于器件的电源和地引脚,而这些引脚又是独立的直
接和地电平面相连接的。这样,电压的波动实际上主要是由于电流的不合理分布引起。
但电流的分布不合理主要是由于大量的过孔和隔离带造成的。这种情况下的电压波动将
主要传输和影响到器件的电源和地线引脚上。

为减小集成电路芯片电源上的电压瞬时过冲,应该为集成电路芯片添加去耦电容。这可
以有效去除电源上的毛刺的影响并减少在印制板上的电源环路的辐射。
  当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛
刺的效果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件要求去耦电
容距器件的距离要足够的小。
去耦电容配置的一般原则如下:

电源输入端跨接一个10~100uF的电解电容器,如果印制电路板的位置允许,采用100uF
以上的电解电容器的抗干扰效果会更好。

为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如遇到印制电路板空间小而装不……
标签:高频下电容使用的经验和原
高频下电容使用的经验和原则(精品)
本地下载

评论