首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 高速实时数字信号处理技术探析(免费)

高速实时数字信号处理技术探析(免费)

资料介绍
高速实时数字信号处理技术探析(下) 电子下载站 www.bbww.net 资料版权归合法所有者所有 严禁用于商业用途
高速实时数字信号处理技术探析(下)
作者:北京理工大学电子工程系 毛二可院士 龙腾副教授 5.高速实时信号生成 目前高速实时信号生成的热点问题是直接数字信号生成(DDS),其基本结构可以分为相位累加型 DDS 和数据存储型 DDS。 (1)数据存储型 DDS 这种 DDS 芯片把要产生的信号波形存储于数据存储器,之后以一定的时钟速率将数据读出后送 DAC 芯 片,经低通滤波产生所需的信号波形。其最大的优点是信号产生灵活,可以产生任意波形。问题是波形时 间长度受存储量限制。 (2)相位累加型 DDS 这种 DDS 芯片采用相位累加器和正弦查找表的方法, 可以通过数字控制生成正弦信号、 线性调频信号、 相位编码信号等多种信号形式,信号时间长度不受限制,因此是目前 DDS 芯片中的常用类型。其主要问题 是只能产生某些特定类型的信号,不能产生任意要求的信号波形。 (3)DDS 主要性能指标 描述 DDS 的主要性能指标包括: (a)时钟频率; (b)输出频率范围:一般为时钟频率的 40%; (c)频率分辨率:取决于相位累加器位数、时钟频率; (d)输出杂散:来源于相位截断、幅度量化、DAC 非线性; (e)输出相位噪声:来源于时钟不稳、相位截断、幅度量化、DAC 非线性等等。 (4)DDS 主要优缺点分析 DDS 主要优点包括: (a)频率分辨率极高:取决于相位累加器位数、时钟频率; (b)输出相对带宽大:0~时钟频率的 40%; (c)频率转换时间极短:可达 ns 量级; (d)频率捷变的相位连续性; (e)任意波形输出能力; (f)可实现数字调制性能。 DDS 主要缺点是: (a)工作频带限制:最高 1GHz 左右; (b)相位噪声大、杂散抑制差:来源于时钟不稳、相位截断、幅度量化、DAC 非线性
高速实时数字信号处理技术探析(免费)
本地下载

评论