首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 如何实现高性能上电复位电路

如何实现高性能上电复位电路

资料介绍
如何实现高性能上电复位电路
[pic][pic]困扰大多数电源监控IC的一个根本性的问题是无法在低输入电压条件下在复
位节点上建立正确的逻辑状态。在上电之前,外部漏电流常常会把复位节点驱动至微处
理器输入的逻辑门限之上。LTC2903(采用6引脚SOT-
23封装)通过采用一种专有电路来建立一条从复位节点至地的低阻抗通路,使得该复位
节点浮动问题得到了实质性的解决。图1展示了如何采用LTC2903来完成一个四通道监控
器的电路连接。
[pic]字串5

图1,LTC2903B用于四通道电源监控的典型应用
字串5
  当一个(或多个)电源的电压处于其监控门限之下,则复位节点上的期望状态为逻
辑低电平。通常的做法是采用一个漏极开路NMOS晶体管来对复位节点进行下拉操作(图
2)。在低输入电压条件下(<
1V),NMOS晶体管缺乏用于克服上拉电流源的足够跨导,而且,复位节点有可能浮动至
一个逻辑高电平。如果复位节点在其必须为低电平时发出高电平信号,则存在系统稳定
性隐患。
[pic]
字串6

图2,传统的NMOS晶体管下拉电路 字串8
  克服复位节点浮动的一种常用方法是集成一个有源PMOS上拉晶体管并指定一个外部
接地电阻器。在低输入电压条件下,该外部电阻器将对复位节点进行下拉操作。这种方
法有几个缺点。首先,除非将一个外部电源引脚专门用于内部 PMOS
晶体管的源极,否则用户就无法对上拉电压加以控制(在芯片内部很难布线)。其次,
由于该外部电阻器必需克服PMOS晶体管的上拉作用,因而其阻值不可能无限制地减小。
第三,复位节点处于逻辑高电平将累及低功耗系统,因为外部电阻器将持续消耗功率。
标签:如何实现高性能上电复位电
如何实现高性能上电复位电路
本地下载

评论