首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > DSP片外高速海量SDRAM存储系统设计

DSP片外高速海量SDRAM存储系统设计

资料介绍
DSP片外高速海量SDRAM存储系统设计
DSP片外高速海量SDRAM存储系统设计
|[日期:2006-3|来源:单片机及嵌入式系统应用  作者: |[字体:大 |
|-22] |刘伟 刘洋 焦淑红 |中 小] |


 在数字图像处理、航空航天等高速信号处理应用场合,需要有高速大容量存储空间的
强力支持,来满足系统对海量数据吞吐的要求,通过使用大容量同步动态RAM(SDRAM)
来扩展嵌入式DSP系统存储空间的方法,选用ISSI公司的IS42S16400高速SDRAM芯片,详
细论述在基于TMS320C6201(简称C6201)的数字信号处理系统中此设计方法的具体实现

  1 IS42S16400芯片简介
  IS42S16400是ISSI公司推出的一种单片存储容量高达64Mb(即8MB)的16位字宽高速
SDRAM芯片。SDRAM的主要特点是:①同步访问,读写操作需要时钟;②动态存储,芯片需
要定时刷新。IS42S16400采用CMOS工艺,它的同步接口和完全流水线的内部结构使其拥
有极大的数据传输速率,可以工作在高达133MHz时钟频率下,刷新频率每64ms为4096次
。该SDRAM芯片内部有4个存储体(bank),通过行、列地址分时复用系统地址总线,对
不同存储体内不同页面的具体存储单元进行读写访问寻址。在进行读操作之间,必须预
先激活SDRAM内对应的存储体,并选择存储器的某一行,然后送入列地址读取需要的数据
。从输出列地址到SDRAM返回相应数据之间存在一个存取延迟。如果访问新的页面,则先
需要关闭所有的存储体,否则已打开的页面将一直有效。在写操作之前,由于已经预先
激活了有关的行地址,因此可以在输出列地址的同时输出数据,没有延迟。IS42S16400
提供自刷新模式的设置,可以使芯片运行在低功耗的状态下,从而大大减少嵌入式系统
DSP片外高速海量SDRAM存储系统设计
本地下载

评论