首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > SDRAM的原理和时序

SDRAM的原理和时序

资料介绍
SDRAM的原理和时序SDRAM 的原理和时序
一、 SDRAM 内存模组与基本结构 我们平时看到的 SDRAM 都是以模组形式出现,为什么要做成这种形式呢?这首先要接触到两 个概念:物理 Bank 与芯片位宽。

1、 物理 Bank 传统内存系统为了保证 CPU 的正常工作,必须一次传输完 CPU 在一个传输周期内所需要的数 据。而 CPU 在一个传输周期能接受的数 据容量就是 CPU 数据总线的位宽,单位是 bit (位)。当时控制内存与 CPU 之间数据交换的北桥芯片也因此将内存总线的数据位宽 等同于 CPU 数据总线的位宽,而这个位宽就称之为物理 Bank(Physical Bank,下文简称 P-Bank)的 位宽。所以,那时的内存必须要组织成 P-Bank 来与 CPU 打交道。资格稍老的玩家应该还记 得 Pentium 刚上市时,需要两条 72pin 的 SIMM 才能启动,因为一条 72pin -SIMM 只能提供 32bit 的位宽,不能满足 Pentium 的 64bit 数据总线的需要。直到 168pin-SDRAM DIMM 上市后,才 可以使用一条内存开机。

不过要强调一点,P-Bank 是 SDRAM 及以前传统内存家族的特有概念,RDRAM 中将以通道(Channel)取代,而对 于像 Intel E7500 那样的并发式多通道 DDR 系 统,传统的 P-Bank 概念也不适用。
2、 芯片位宽 上文已经讲到 SDRAM 内存系统必须要组成一个 P-Bank 的位宽,才能使 CPU 正常工作,那么 这个 P-Bank 位宽怎么得到呢 ?这就涉及到了内存芯片的结构。 每个内存芯片也有自己的位宽,即每个传输周期能提供的数据量。理论上,完全可以做出一个 位宽为 64bit 的芯片来满足 P-Ban k 的需要,但这对技术的要求很高,在成本和实用性方面也 都处于劣势。
标签:SDRAM的原理和时序
SDRAM的原理和时序
本地下载

评论