首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > 多频段电子电路及其设计方法

多频段电子电路及其设计方法

资料介绍
多频段电子电路及其设计方法
多频段电子电路及其设计方法
设计多频段收发机中的低噪声放大器之策略是,针对某一频段就设计符合该频段的低噪
声放大器。换言之,要设计能使用0.9 GHz, 1.8 GHz,1.9
GHz频段之三频收发机,就须设计三组低噪声放大器以因应三种不同频率。因此在设计低
噪声放大器时,与其相关的增益、噪声指数(Noise
Figure)、输入阻抗及输出阻抗,都是对某一特定频段来做设计。如此一来,多频段收发
机之整个电路的面积及功率消耗,都要比单频段收发机大许多。本发明之目的在提供一
种多频段放大器及其设计方法,仅使用单一放大器即可达成多种频段之输入阻抗匹配,
而且不增加电感使用数量,也不需额外打线。
参阅图一,其乃本创作具2.4/ 5.2/ 5.7
GHz多频段处理功能之实施例的电路图。在此电路中我们虽使用双极晶体管,但使用场效
晶体管也可以。第一电阻407与第二电阻412均为300奥姆;第三电阻410为600奥姆;直流
阻隔/交流耦合电容409为3pF;该第一晶体管408与第二晶体管413射极面积均为12.18平
方微米。制程采TSMC 0.35um SiGe
BiCMOS制程。在此多频段低噪声放大器中,我们将一串联组合之一切换开关403及一电容
器415电性连接于放大器中第一级晶体管408基极端与集极端之间。藉由此切换开关之导
通与否,来改变看入第一级晶体管基极端之总输入电容CIN。CIN
和接在基极上的电感404,构成了达成输入阻抗匹配的共振腔。当切换开关403不导通,
即切换开关403为断路时,此时在本实施例中接在基极上的电感404与看入第一级晶体管
基极端之总输入电容CIN 组成之共振腔可达成在5.2/ 5.7 GHz(WLAN无线局域网络IEEE
802.11a)的输入阻抗匹配。当切换开关403导通,即切换开关403接近短路时,第一级晶
体管基极端与集极端之间因多并联了一
标签:多频段电子电路及其设计方
多频段电子电路及其设计方法
本地下载

评论