首页|嵌入式系统|显示技术|模拟IC/电源|元件与制造|其他IC/制程|消费类电子|无线/通信|汽车电子|工业控制|医疗电子|测试测量
首页 > 分享下载 > 消费类电子 > PCB设计指南--防静电

PCB设计指南--防静电

资料介绍
PCB设计指南--防静电
印刷线路板设计指南――防静电
本文将讨论静电放电引起的系统问题的硬件解决措施。
为了便于对系统硬件解决进行讨论,将系统上的静电放电效应划分成以下三个部分: 
 1. 静电放电之前静电场的效应  2. 放电产生的电荷注入效应  3.
静电放电电流产生的场效应  尽管印刷线路板(PWB,通常也称之为PCB)的设计会对
上述三种效应都产生影响,但是主要是对第三种效应产生影响。下面的讨论将针对第三
条所述的问题给出设计指南。  通常,源与接收电路之间的场耦合可以通过下列方式
之一减小(这些通用方法也会在其它讨论场的章节中提到):  1.
在源端使用滤波器以衰减信号  2. 在接收端使用滤波器以衰减信号  3.
增加距离以减小耦合  4. 降低源和/或接收电路的天线效果以减小耦合  5.
将接收天线与发射天线垂直放置以减小耦合  6.
在接收天线与发射天线之间加屏蔽  7.
减小发射及接收天线的阻抗来减小电场耦合  8.
增加发射或接收天线之一的阻抗来减小磁场耦合  9.
采用一致的、低阻抗参考平面(如同多层PCB板所提供的)耦合信号,使它们保持共模方

  在具体设计中,如电场或磁场占主导地位,应用方法7和8就可以解决。然而,静电
放电一般同时产生电场和磁场,这说明方法7将改善电场的抗扰度,但同时会使磁场的抗
扰度降低。方法8则与方法7带来的效果相反。所以,方法7和8并不是完善的解决方案。
不管是电场还是磁场,使用方法1 ~
6与9都会取得一定的效果,但PCB设计的解决方法主要取决于方法3 ~
6和9的综合使用。  下面详细阐述通过方法3 ~
6和9解决问题的六条实践法则及其原因所在。
一、保持环路面积最小
  任意一个电路回路中有变化的磁通量穿过时,将会在环路内感应出电流。电流的大
小与磁通量成正比。较小的环路中通过的磁通量也较少,因此感应出的电流也较小,这
就说明环路面积……
标签:设计指南防静
PCB设计指南--防静电
本地下载

评论